Please use this identifier to cite or link to this item: https://dspace.uzhnu.edu.ua/jspui/handle/lib/62762
Title: Проектування конвеєрного процесора RISC-V архітектури з апаратним співпроцесором цифрової обробки сигналів
Other Titles: THE DESIGN OF THE PIPELINED RISC-V PROCESSOR WITH THE HARDWARE COPROCESSOR OF DIGITAL SIGNAL PROCESSING
Authors: Ваврук, Євген Ярославович
Махров, Валентин Володимирович
Гедеон, Ганна Олегівна
Keywords: RISC-V, процесор, ЦОС, FPGA, ШПФ, співпроцесор, конвеєр
Issue Date: 2024
Publisher: НУ «Запорізька політехніка»
Citation: Ваврук, Є. Я., Махров, В. В., & Гедеон, Г. О. (2024). Проектування конвеєрного процесора RISC-V архітектури з апаратним співпроцесором цифрової обробки сигналів. Радіоелектроніка, iнформатика, управління, Вип. 1, с. 197-207. DOI: 10.15588/1607-3274-2024-1-18
Abstract: Актуальність. Цифрова обробка сигналів використовується в багатьох сферах науки, техніки та діяльності людини. Одним із шляхів реалізації алгоритмів цифрової обробки сигналів є розробка співпроцесорів, як складової частини відомих архітектур. У випадку розробки конвеєрного пристрою такий підхід дозволить використовувати програмні та апаратні засоби відповідної архітектури, забезпечити швидше виконання алгоритмів обробки сигналів, скоротити кількість тактів та кількість звернень до пам’яті. Мета роботи – проектування та дослідження характеристик конвеєрного процесора архітектури RISC-V з співпроцесором цифрової обробки сигналів, що виконує швидке перетворення Фур’є.
Type: Text
Publication type: Стаття
URI: https://doi.org/10.15588/1607-3274-2024-1-18
https://dspace.uzhnu.edu.ua/jspui/handle/lib/62762
ISSN: 1607-3274
2313-688X
Appears in Collections:Наукові публікації кафедри комп'ютерних систем і мереж



Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.