Пожалуйста, используйте этот идентификатор, чтобы цитировать или ссылаться на этот ресурс: https://dspace.uzhnu.edu.ua/jspui/handle/lib/13479
Название: Ad hoc design-for-testability rules
Авторы: Miczo, A.
Міца, Олександр Володимирович
Ключевые слова: Testability problems for digital circuits
Дата публикации: 2007
Библиографическое описание: Miczo A., Mitsa O. Ad hoc design-for-testability rules // Міжнародна науково-практична конференція «Проблеми забезпечення якості підготовки фахівців та гармонізація національних стандартів вищої освіти в європейському освітньому просторі». Секція “Сучасні напрямки наукових досліджень”. – Ужгород, 2007. – С. 46-47.
Краткий осмотр (реферат): The evolution of technology has brought about an era where individual ICs now possess hundreds of thousands to millions of gates. RAM and ROM often reside on the same IC with complex logic. Individual I/O pins serve multiple purposes, acting both as inputs and as outputs. The increasing gate to pin ratio results in fewer I/O pins with which to gain access to the logic to be tested. Architecturally, many chips have complex arbitration sequences that require several exchanges of signals before anything meaningful happens inside the chip. All of these factors contribute to potentially long test programs that strain the resources of available test equipment and point to the conclusion that test issues must be considered early in the design cycle.
Тип: Text
Тип публикации: Тези до статті
URI (Унифицированный идентификатор ресурса): https://dspace.uzhnu.edu.ua/jspui/handle/lib/13479
Располагается в коллекциях:Наукові публікації кафедри інформаційних управляючих систем та технологій

Файлы этого ресурса:
Файл Описание РазмерФормат 
Micso_Mitsa.pdf87.2 kBAdobe PDFПросмотреть/Открыть


Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.