Будь ласка, використовуйте цей ідентифікатор, щоб цитувати або посилатися на цей матеріал: https://dspace.uzhnu.edu.ua/jspui/handle/lib/13479
Назва: Ad hoc design-for-testability rules
Автори: Miczo, A.
Міца, Олександр Володимирович
Ключові слова: Testability problems for digital circuits
Дата публікації: 2007
Бібліографічний опис: Miczo A., Mitsa O. Ad hoc design-for-testability rules // Міжнародна науково-практична конференція «Проблеми забезпечення якості підготовки фахівців та гармонізація національних стандартів вищої освіти в європейському освітньому просторі». Секція “Сучасні напрямки наукових досліджень”. – Ужгород, 2007. – С. 46-47.
Короткий огляд (реферат): The evolution of technology has brought about an era where individual ICs now possess hundreds of thousands to millions of gates. RAM and ROM often reside on the same IC with complex logic. Individual I/O pins serve multiple purposes, acting both as inputs and as outputs. The increasing gate to pin ratio results in fewer I/O pins with which to gain access to the logic to be tested. Architecturally, many chips have complex arbitration sequences that require several exchanges of signals before anything meaningful happens inside the chip. All of these factors contribute to potentially long test programs that strain the resources of available test equipment and point to the conclusion that test issues must be considered early in the design cycle.
Тип: Text
Тип публікації: Тези до статті
URI (Уніфікований ідентифікатор ресурсу): https://dspace.uzhnu.edu.ua/jspui/handle/lib/13479
Розташовується у зібраннях:Наукові публікації кафедри інформаційних управляючих систем та технологій

Файли цього матеріалу:
Файл Опис РозмірФормат 
Micso_Mitsa.pdf87.2 kBAdobe PDFПереглянути/Відкрити


Усі матеріали в архіві електронних ресурсів захищені авторським правом, всі права збережені.